Methodology for Power-Aware Coherent Receiver Design
Paper i proceeding, 2013

We describe a methodology to design and evaluate DSP hardware for a coherent receiver. Important parameters that can be assessed include DSP power consumption and chip area.

Författare

Tauseef Ahmad

Chalmers, Data- och informationsteknik

Yun Ai

Chalmers, Signaler och system

Pavithra Muralidharan

Chalmers, Data- och informationsteknik

Naga Vishnukanth Irukulapati

Chalmers, Signaler och system, Kommunikations- och antennsystem, Kommunikationssystem

Pontus Johannisson

Chalmers, Mikroteknologi och nanovetenskap (MC2), Fotonik

Henk Wymeersch

Chalmers, Signaler och system, Kommunikations- och antennsystem, Kommunikationssystem

Erik Agrell

Chalmers, Signaler och system, Kommunikations- och antennsystem, Kommunikationssystem

Per Larsson-Edefors

Chalmers, Data- och informationsteknik, Datorteknik

Magnus Karlsson

Chalmers, Mikroteknologi och nanovetenskap (MC2), Fotonik

Signal Processing in Photonic Communications

2162-2701 (ISSN)

SPT4D.4-

Signal Processing in Photonic Communications, SPPCom 2013
Rio Grande, Puerto Rico,

Styrkeområden

Informations- och kommunikationsteknik

Ämneskategorier

Telekommunikation

Kommunikationssystem

DOI

10.1364/SPPCOM.2013.SPT4D.4

Mer information

Senast uppdaterat

2018-12-13